Notepad
The notepad is empty.
The basket is empty.
Free shipping possible
Please wait - the print view of the page is being prepared.
The print dialogue opens as soon as the page has been completely loaded.
If the print preview is incomplete, please close it and select "Print again".
Diseño digital de SDRAM en Verilog
ISBN/GTIN

Diseño digital de SDRAM en Verilog

BookPaperback
Ranking37429in
CHF52.50

Description

Diseñar una memoria dinámica sincrónica de acceso aleatorio (SDRAM) de 8 MB x 16 x 4 Bancos (512 MB) utilizando el lenguaje de descripción de hardware Verilog, que puede utilizarse en cualquier aplicación basada en la memoria. Hoy en día, los ordenadores, así como otros sistemas electrónicos que requieren grandes cantidades de memoria, utilizan DRAMs para la memoria central. Gracias a la exclusiva estructura de celdas de transistores de las DRAM, es posible construir redes de memoria extremadamente densas en un único dispositivo que ocupa un espacio relativamente pequeño. Las DRAM convencionales se controlan de forma asíncrona, lo que obliga al diseñador del sistema a introducir manualmente los estados de espera para cumplir las especificaciones del dispositivo. El tiempo de sincronización depende de la velocidad de la DRAM y es independiente de la velocidad del bus del sistema. Estas limitaciones de la sincronización son las que han llevado al desarrollo de la SDRAM, quees en gran medida una DRAM rápida con una interfaz sincrónica de alta velocidad. Las señales de entrada/salida y del controlador se sincronizan con un reloj externo, lo que pone a disposición del diseñador nuevas opciones. Con la SDRAM se pueden obtener circuitos de interfaz simplificados y un gran ancho de banda de datos en comparación con la DRAM convencional.
More descriptions

Details

ISBN/GTIN978-620-5-31380-0
Product TypeBook
BindingPaperback
Publication countryGermany
Publishing date31/10/2022
Pages52 pages
LanguageSpanish
SizeWidth 150 mm, Height 220 mm, Thickness 4 mm
Weight96 g
Article no.44191234
CatalogsBuchzentrum
Data source no.42919161
More details

Author

Abhishek Kumar y Ritesh Singh, Profesor Asistente, Departamento de Ingeniería Eléctrica, Universidad Manipal Jaipur, Jaipur, India. Su área de investigación incluye, Diseño de Sistemas Degitales, Modelado y Simulación, Dinámica y Estabilidad de Vuelo, UAV, y Sistema de Control No Lineal, Diseño Basado en Modelos, Vehículos Hipersónicos, Sistemas Autónomos.

More products from Kumar, Abhishek